半導体デバイスの高速化実現を可能にするための微細デバイス作製のプロセス技術について,その原理と限界を示す。
狙いとしては、まず横方向・縦方向の微細化の両方が高速化に必須であることを理解させた後で、リソグラフィを中心に、最新の技術までの概要を学ぶ。
その後、不純物層形成、エッチングと酸化プロセス、成膜、電極と配線について学ぶ。
【到達目標】電子回路を安価に・高速にした集積回路を作り出した半導体プロセスの概略を理解するとともに、さらなる高密度化・高速化にむけての指針を理解することを到達目標とする。MOSFETの基本知識からスケーリングに基づいた微細化には、どのような手法が使われているかをも理解する。
【テーマ】 微細化と電子デバイス、光露光、RET(Resolution enhancement technology)、ダブルパターンニング、電子ビーム露光、レジスト、EUV(極端紫外線),NGL(次世代リソグラフィ)、不純物拡散、イオン注入、エッチング、酸化プロセス、High-k絶縁膜、コンタクト抵抗、TLM(Transfer length method)、配線、SOI(Silicon on Insulator)、TSV(Si貫通電極)
リソグラフィ、不純物層形成、エッチング、酸化プロセス、成膜、電極、配線
✔ 専門力 | 教養力 | コミュニケーション力 | 展開力(探究力又は設定力) | ✔ 展開力(実践力又は解決力) |
知識量が多いため、簡単な計算問題を毎回宿題とする。また、理解度確認演習は資料持込可での記述式で行う。
授業計画 | 課題 | |
---|---|---|
第1回 | 半導体加工プロセスに要求される条件 と 光露光の基礎 | 回折像とプロセス係数K1の関係 |
第2回 | 光露光の現状(レジストを含む露光技術) | 位相シフト法による像の計算 |
第3回 | 電子ビーム露光(レジストを含む露光技術) | 簡単な近接効果補正の計算 |
第4回 | NGLと不純物層形成 | SRIMの計算 |
第5回 | エッチングと酸化プロセス | 酸化条件からのSiO2膜厚計算 |
第6回 | 成膜 | CVDでのフローによりよどみ層を変化させたときの成膜条件の変化 |
第7回 | 電極と配線 | TLMでの電極評価方法 |
第8回 | 理解度確認演習 | Test level of understanding and self-evaluate achievement for class. |
特になし
随時OCW-iで配布する。
各半導体プロセスの理解を元に成績評価を行う。毎回の宿題7回分(42%)および理解度確認演習(58%)で評価する。
特になし